欢迎光临KOTOO财情




西门子与台积电合作由 N3 / N4 先进制程,扩展到先进封装领域

2024-11-25 245


西门子数字化工业软件近日在台积电 2021 开放创新平台 (Online Open Innovation Platform,OIP) 生态系统论坛宣布,与台积电合作带来一系列新产品认证,包括双方云端支援 IC 设计,以及台积电全系列 3D 硅晶堆叠,还有先进封装技术 3DFabric 方面达成关键里程碑。

西门子有多项 EDA 产品最近通过台积电 N3 与 N4 制程认证,包括 Calibre nmPlatform 西门子领先的 IC Sign-off 实体验证解决方案,以及 Analog FastSPICE 平台──可针对奈米级类比、无线射频 (RF)、混合式讯号、内存与客制化数位电路,提供最先进的电路验证功能。此外,西门子也与台积电密切合作,推动西门子Aprisa 布局与绕线解决方案获得先进制程认证,以协助双方的共同客户在晶圆代工厂的最先进制程,顺利且快速地取得硅晶设计的成功。

西门子数字化工业软件 IC EDA 执行副总裁 Joe Sawicki 表示,“台积电持续开发创新的硅制程,支援双方共同客户创造全球最先进的 IC 产品。西门子很荣幸能与台积电长期合作,持续提供推动改变的技术,支援我们共同客户更快将创新 IC 推进市场。”

西门子对台积电最新制程的支援承诺更延伸至台积电 3DFabric 技术。目前,西门子已成功满足台积电3DFabric 设计流程的设计要求。在鉴定流程中,西门子改进了其 Xpedition Package Designer (xPD) 工具,以支援使用自动化避免与矫正功能处理整合式扇出型晶圆级封装 (InFO) 设计规则。此外,Calibre 3DSTACK、DRC 和 LVS 也获得台积电最新 3Dfabric 科技(InFO、CoWoS 和 TSMC-SoIC)支援认证。对客户而言,支援 3DFabric 的解决方案可助缩短设计与 Signoff 周期,并减少手动介入错误。

同时,西门子也与台积电合作,针对台积电的 3D 硅晶堆叠架构开发“可测试性设计” (DFT) 流程。西门子的 Tessent 软件可提供采用阶层架构式 DFT、SSN (Streaming Scan Network)、改善的 TAP(测试存取埠)与 IEEE 1687 IJTAG(内部联合测试工作群组)网络技术的先进 DFT 解决方案,这些技术都符合 IEEE 1838 标准。Tessent 解决方案具备扩充性、灵活性与易用性,可协助客户最佳化 IC 测试技术相关的资源。

台积电设计基础架构管理部副总裁 Suk Lee 表示,“西门子支援最先进技术方面,提供了众多功能与解决方案,这些行动不断提升西门子对于台积电 OIP 生态系统的价值。我们期盼与西门子加强合作,透过结合其先进的电子设计自动化技术与台积电最新制程与 3DFabric 技术,协助双方共同客户加速硅晶产品的创新。”

西门子与台积电近期亦携手协助全球 IC 设计公司使用 Calibre 工具在领先云端运算环境大幅提升效能及扩充能力。Calibre 最佳化云端环境最新设定、deck 与引擎等多项技术,协助共同客户缩短芯片制造时间并加快上市速度。

(首图来源:台积电)

2021-11-04 19:03:00

标签:   资讯头条 kotoo科技资讯 kotoo科技 kotoo科技资讯头条 科技资讯头条 KOTOO商业产经 新闻网 科技新闻网 科技新闻 Kotoo科技新闻网 Kotoo Kotoo科技新闻网 科技新闻网 新闻网 KOTOO商业产经 科技资讯头条 kotoo科技资讯头条 kotoo科技 kotoo科技资讯 资讯头条 Kotoo科技新闻网 科技新闻 科技新闻网 新闻网 KOTOO商业产经 科技资讯头条 kotoo科技资讯头条 kotoo科技 kotoo科技资讯 资讯头条
0